Iet Computers And Digital Techniques杂志是一本国际优秀期刊,是一本开放获取期刊。该杂志近三年影响因子分别为:2023年1.1、2022年1.2、2021年0.906。该杂志近三年CiteScore评价分区分别为:2023年3.5区、2022年2.7区、2021年2.1区。该刊专门致力于推进COMPUTER SCIENCE, HARDWARE & ARCHITECTURE领域的研究,涵盖了COMPUTER SCIENCE, HARDWARE & ARCHITECTURE领域的各个方面,汇集所有专家,促进COMPUTER SCIENCE, HARDWARE & ARCHITECTURE领域的更好协作和信息共享。该期刊为COMPUTER SCIENCE, HARDWARE & ARCHITECTURE领域的科研人员提供了一个高影响力的论坛,使该领域的科研人员、从业人员和学生能够接触到尖端的经验性调查分析、学术对话以及行业科研成果的最新发展。通过收录高质量的原创论文和评论论文,促进COMPUTER SCIENCE, HARDWARE & ARCHITECTURE领域的应用与发展。该期刊还将该领域的创新与应用,以提高研究的质量和实用性。近年来在该刊上发文的国家和地区主要有:Vietnam(发文量1)、USA(发文量26)、UNITED ARAB EMIRATES(发文量1)、Turkey(发文量3)、Tunisia(发文量2)、Taiwan(发文量3)。
Iet Computers And Digital Techniques是一本由Wiley出版社发行的知名COMPUTER SCIENCE, HARDWARE & ARCHITECTURE期刊。该杂志社联系方式WILEY, 111 RIVER ST, HOBOKEN, USA, NJ, 07030-5774。审稿过程是确保期刊质量的关键环节。Iet Computers And Digital Techniques杂志的审稿速度平均需要 12周,或约稿 。这一时间周期既体现了编辑部对稿件质量的严格把关,也反映了审稿专家对学术研究的尊重和支持。在这个过程中,作者们可以充分利用这段时间对自己的研究成果进行完善和优化,以提高论文的质量和影响力。如果您对该期刊感兴趣,并希望了解更多关于投稿流程、投稿要求和技巧的信息,您可以咨询本站的客服老师,我们将帮助您了解期刊的投稿要求、审稿流程以及可能遇到的问题,并根据您的具体情况提供相应的建议和解决方案。
CiteScore | SJR | SNIP | CiteScore排名 | |||
---|---|---|---|---|---|---|
3.5 | 0.393 | 0.752 | 学科类别 | 分区 | 排名 | 百分位 |
大类:大类:Engineering
小类:小类:ElectricalandElectronicEngineering
|
Q2 | 380/797 | 52% | |||
大类:大类:Engineering
小类:小类:HardwareandArchitecture
|
Q3 | 104/177 | 41% | |||
大类:大类:Engineering
小类:小类:Software
|
Q3 | 241/407 | 40% |
按JIF指标学科分区 | 收录子集 | 分区 | 排名 | 百分位 |
---|---|---|---|---|
学科:COMPUTER SCIENCE, HARDWARE & ARCHITECTURE | SCIE | Q4 | 52 / 59 | 12.7% |
学科:COMPUTER SCIENCE, THEORY & METHODS | SCIE | Q3 | 87 / 143 | 39.5% |
按JCI指标学科分区 | 收录子集 | 分区 | 排名 | 百分位 |
---|---|---|---|---|
学科:COMPUTER SCIENCE, HARDWARE & ARCHITECTURE | SCIE | Q4 | 54 / 59 | 9.32% |
学科:COMPUTER SCIENCE, THEORY & METHODS | SCIE | Q4 | 115 / 143 | 19.93% |
文章名称
引用次数
Throughput/area optimised pipelined architecture for elliptic curve crypto processor
5
VLSI design of low-cost and high-precision fixed-point reconfigurable FFT processors
5
Comparative analysis of network-on-chip simulation tools
4
Low-complexity and differential power analysis (DPA)-resistant two-folded power-aware Rivest-Shamir-Adleman (RSA) security schema implementation for IoT-connected devices
3
Sign detector for the extended four-moduli set {2(n)-2(n)+2(2n)+2(n+k)}
3
SUBHDIP: process variations tolerant subthreshold Darlington pair-based NBTI sensor circuit
3
HASTI: hardware-assisted functional testing of embedded processors in idle times
2
HEALERS: a heterogeneous energy-aware low-overhead real-time scheduler
2
Role of circuit representation in evolutionary design of energy-efficient approximate circuits
2
Fluid-level synthesis unifying reliability, contamination avoidance, and capacity-wastage-aware washing for droplet-based microfluidic biochips
2
国家/地区
发文量
TIndia
56
TUSA
26
TIran
15
TCHINA MAINLAND
13
TEngland
9
TCanada
7
TBrazil
4
TPakistan
3
TSouth Korea
3
TTaiwan
3





